This HTML5 document contains 18 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
wikipedia-huhttp://hu.wikipedia.org/wiki/
dcthttp://purl.org/dc/terms/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
dbpedia-huhttp://hu.dbpedia.org/resource/
prop-huhttp://hu.dbpedia.org/property/
n10http://www.hwsw.hu/hirek/49849/
n14http://archive.is/20130119201711/http:/news.com.com/Chipmakers+aim+to+unclog+data+paths/
rdfshttp://www.w3.org/2000/01/rdf-schema#
freebasehttp://rdf.freebase.com/ns/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n9http://hu.dbpedia.org/resource/Sablon:
owlhttp://www.w3.org/2002/07/owl#
n13https://web.archive.org/web/20100528234327/http:/www.tilera.com/products/
provhttp://www.w3.org/ns/prov#
n15http://arstechnica.com/articles/paedia/cpu/
xsdhhttp://www.w3.org/2001/XMLSchema#
n17http://hu.dbpedia.org/resource/Kategória:

Statements

Subject Item
dbpedia-hu:TILE64
rdfs:label
TILE64
owl:sameAs
freebase:m.02x8b_t
dct:subject
n17:Mikroprocesszorok
dbo:wikiPageID
1001133
dbo:wikiPageRevisionID
21161879
dbo:wikiPageExternalLink
n10:tilera-tilegx-72-processzor.html n13:processors.php n14:2100-1006_3-6203218.html n15:MIT-startup-raises-multicore-bar-with-new-64-core-CPU.ars
prop-hu:wikiPageUsesTemplate
n9:Fordítás n9:Csonk-info n9:Cite_web n9:Portál
dbo:abstract
A TILE64 a cég által készített , a cég ezzel a típussal 2007-ben jelentkezett. Az operatív részt négyzetrács-topológiában elrendezett „cserepek” alkotják, ahol minden egyes „cserép” (tile) egy általános célú mikroprocesszort, gyorsítótárat és egy nem blokkoló üzemmódú router-t tartalmaz, amit a cserepek a processzor többi cserepével való kommunikációban használnak. A processzor központi mátrixát 64 mag alkotja, és a neve is pontosan ezt jelenti: „64 cserép”. A rövid futószalagos, inorder (sorrendi) végrehajtású, háromszoros kibocsátású magok a MIPS-ből származó VLIW utasításkészlettel rendelkeznek. Mindegyik processzornak van egy regisztertára (register file) és három műveleti egysége: két egészértékű aritmetikai-logikai egység és egy betöltés-tárolásvezérlő egység (load-store unit). Mindegyik magnak (ill. „cserépnek”) saját első- és második szintű (L1 és L2) gyorsítótára van, ezek fölött pedig egy általános virtuális harmadik szintű (L3) gyorsítótár áll, amely a második szintű gyorsítótárakat fogja össze. Már egyetlen mag is képes egy operációs rendszer futtatására, de egy szimmetrikus többprocesszoros operációs rendszer (symmetric multi-processing OS) több magot vezérelhet. A processzormátrixhoz perifériavezérlők is csatlakoznak. A TILE64-nek négy memóriavezérlője van, kettő 10 gigabites Ethernet interfésze, két négysávos PCIe interfésze, és egy „flexibilis” be- és kimeneti interfésze, amely szoftveresen konfigurálható számos protokoll kezelésére. A processzort 90 nm-es folyamattal gyártják, a gyártó a . Órajele a 600-tól 900 MHz-ig terjedő sávban lehet. A Tilera technikai vezetője és társalapítója, szerint a Tilera ezeket a processzorokat a hálózati berendezések piacára szánja, valamint a videofeldolgozás területére, ahol nagy az igény a magas számítási teljesítményre. A Linux a 2.6.36. kernelverziótól kezdve támogatja a TILE64 architektúrát. Emellett nemhivatalos LLVM támogatás is létezik a Tilera processzorokhoz.
prov:wasDerivedFrom
wikipedia-hu:TILE64?oldid=21161879&ns=0
dbo:wikiPageLength
4307
foaf:isPrimaryTopicOf
wikipedia-hu:TILE64
Subject Item
wikipedia-hu:TILE64
foaf:primaryTopic
dbpedia-hu:TILE64